与非门型号(与非门型号有哪些)
与门,非门,或门型号
8输入1输出的与门逻辑芯片:74LS系列,74LS30是8输入与非门,输出端加一个非门就变成与门了。4000系列,CD4068,是8输入的与门/与非门,有两个输出端,一个是与输出,一个与非输出。
与非门型号有哪些
74LS00是双输入与非门,74LS20是四输入与非门,它们实现的是相应的逻辑功能。
电工学里一种基本逻辑电路,是与门和非门的叠加,有两个输入和一个输出。
CMOS电路中的逻辑门有非门、与门、与非门、或非门、或门、异或门、异或非门,施密特触发门、缓冲器、驱动器等。
与非门则是当输入端中有1个或1个以上是低电平时,输出为高电平;只有所有输入是高电平时,输出才是低电平。
与非门芯片:74ls系列:74ls00、74LS20,CMOS系列:CD4011
扩展资料
电路的组成
电路由电源、开关、连接导线和用电器四大部分组成。实际应用的电路都比较复杂,因此,为了便于分析电路的实质,通常用符号表示组成电路实际原件及其连接线,即画成所谓电路图。其中导线和辅助设备合称为中间环节。
电源是提供电能的设备。电源的功能是把非电能转变成电能。例如,电池是把化学能转变成电能;发电机是把机械能转变成电能。由于非电能的种类很多,转变成电能的方式也很多。电源分为电压源与电流源两种,只允许同等大小的电压源并联,同样也只允许同等大小的电流源串联,电压源不能短路,电流源不能断路。
在电路中使用电能的各种设备统称为负载。负载的功能是把电能转变为其他形式能。例如,电炉把电能转变为热能;电动机把电能转变为机械能,等等。通常使用的照明器具、家用电器、机床等都可称为负载。
参考资料来源:百度百科-与非门(一种逻辑电路)
与非门 型号
最常用的是74LS00,四2输入与非门,电子市场,淘宝上比比皆是。
与非门型号74
最近我看到某位小伙伴在留言区问了一个问题,说这个FPGA逻辑资源怎么计算,以及如何选一款适合自己项目的FPGA。说实话,之前我也是没刻意的去想过这个问题,很是惭愧,所以利用周末时间特意的找了很多资料,也去请教了很多大神,今天我准备把我找到的资料,加以自己的理解给大家讲一讲。老规矩,有钱的捧个钱场,没钱的关注一波,转发文章,千万不要下次一定了,,老铁们的支持就是我最大的动力。
数字集成电路中,所有的数字集成电路都是由各种单元电路组成的,如:与非门、或非门、触发器等。而数字电路的基本概念告诉我们2输入与非门可以实现所有的数字逻辑。
那如何定义一款大规模或超大规模集成电路的规模呢?就引入了门的概念,通常约定按一个2输入与非门为一个门来形容该数字集成电路的规模,如图所示,二输入与非门及其真值表。
在常用的CMOS集成电路工艺中,通常用四个晶体管实现一个2输入的与非门,这样也基本可以粗略的认为在传统CMOS工艺中4个晶体管为一个门。
例如:某集成电路千万门,也就意味着如果把这个集成电路所用的晶体管数量除以4,基本就是该电路的门数。因为是粗略估计,所以业界一般以万门为单位。
XilinxFPGA说多少万门的概念也是Xilinx公司按业界的传统数字集成电路定义方法来定义自己产品的规模,也就是说该款产品内部所用的单元电路能够折算成多少个2输入与非门。
其实说起某型号FPGA多少万门只是VirtexII系列及以前的一种表述方式,因为这个时候FPGA内部几乎只有逻辑单元,而没有太多其他的东西,直接说门数用户也习惯了,用户也能够方便的估算能够实现的电路的规模。
在Xilinx公司推出Virtex4系列FPGA 后,由于DSP、BRAM等其他资源的大幅度增加,单独采用门的概念描述FPGA规模已非常不准确,开始采用逻辑单元个数命名FPGA。而用户也更加习惯的根据自己的需求来选择FPGA,比如选多少逻辑单元的,选多少DSP的,选多少BRAM的,是不是选带Serdes的,是不是选带DDR控制器的等等。
我去Xilinx官网找了一份XC7K325T的数据手册,今天按照咱们前文讲述的门级数量计算方法,来核算一下这款宣称1亿门级的FPGA实际的门级数量到底有多少水分,话不多说,咱算算看,
XC7K325T芯片内部有326K个逻辑单元,7系列FPGA采用的是LUT6的结构,每个逻辑单元折合约200个门计算,所以逻辑单元部分该芯片规模约为326K×200=6520万门,下图为LUT6的端口图和真值表。
XC7K325T芯片内部集成了840个DSP,每个DSP内部包含一个25×18的乘法器、一个加法器、一个累加器,这些逻辑单元折合约为1.5万门,所以DSP部分该芯片的规模约为840×1.5万=1260万门。
XC7K325T芯片内部还包含了445个36Kb的块存储器,每个36Kb存储器规模折合约6万门,则块存储器规模约为445×6=2670万门。
XC7K325T芯片内部还包含了PCIe硬核1个,每个PCIe的硬核约120万门,所以PCIe的规模总计为120万门。
XC7K325T芯片内部还包含了CMT模块10个,每个CMT模块约10万门,总计约100万门。
XC7K325T芯片内部含有16个SERDES模块,每个SERDES模块约为30万门,总计约480万门,下图分别为Serializer和DeSerializer结构框图。
由于FPGA规模为多少万门仅仅是个约数,XC7K325T芯片规模就为6520+1260+2670+120+100+480约为11150万门,所以这样核算下来,这款XC7K325T还真是一款1亿门级规模的FPGA,看来Xilinx的这份手册数据还算可靠。
既然今天咱叫真到这个程度了,就继续把Xilinx另一款宣称3亿门级FPGA(XC7VX690T)也给算算,毕竟考不到注会的硬件工程师不是一个好的搬砖工人嘛,
XC7VX690T芯片内部有693K个逻辑单元,7系列FPGA采用的是LUT6的结构,每个逻辑单元折合约200个门计算,所以逻辑单元部分该芯片规模约为693K×200=13860万门。
XC7VX690T芯片内部集成了3600个DSP,每个DSP内部包含一个25×18的乘法器、一个加法器、一个累加器,每个DSP逻辑单元折合约为1.5万门,所以DSP部分该芯片的规模约为3600×1.5万=5400万门。
XC7VX690T芯片内部还包含了2940个18Kb的块存储器,每个18Kb存储器规模折合约3万门,则块存储器规模约为2940×3=8820万门。
XC7VX690T芯片内部还包含了PCIe硬核3个,每个PCIE的硬核约120万门,合计约360万门;
XC7VX690T芯片内部还包含CMT模块20个,每个CMT模块约10万门,总计约200万门。
XC7VX690T芯片内部还包含了80个SERDES模块,每个SERDES模块约为30万门,总计约2400万门。
由于FPGA规模为多少万门仅仅是个约数,XC7VX690T芯片规模就为13860+5400+8820+360+200+2400约为31040万门,也确实是一款3亿门级规模的FPGA,诚不欺我。
到此为止,今天把Xilinx两款常用7系列FPGA的资源给大家核算了一遍,当然有可能核算有误,欢迎各位小伙伴在留言区留言提问,希望能和大家一起在技术的道路上进步、成长。
关注即可提高学习效率。
往期推荐
一台售价10亿美元,是它卡住了中国高端芯片的脖子!
JESD204B协议确定性时延的概念和实现
漫谈7系列FPGA配置流程(一)
大话Tcl修炼秘籍(1)
FPGA的隐形杀手
中国在FPGA上如何弯道超车?
关注即可提高
与非门或非门
一、实验目的
1、学习使用基本逻辑门电路,掌握各种门电路之间的转换方法。
2、 学会测试逻辑门电路参数的方法。
二、实验原理
集成逻辑门电路是最基本的数字电路元件,目前使用较为普遍的分别有双极型TTL逻辑门电路、CMOS型逻辑门电路,以及之后所开发的一些与TTL兼容的CMOS逻辑门电路,比如74HCT系列。
最基本的逻辑门电路有三种:与门、或门和非门,对应的逻辑符号如下图所示。其它的门电路可以由这三种基本门电路构成。
逻辑电路的表示方法有三种:逻辑表达式法、真值表法和卡诺图法。其中,逻辑表达式法比较直观,可以直接看出电路的逻辑功能;真值表法可以直接看出电路输出结果;卡诺图法一般用来帮助化简逻辑表达式使用。
在电子电路中,用高、低电平分别表示二值逻辑的1和0两种状态,对于门电路的输入,都有一定的门限值:输入信号幅度高于高电平门限值,输入为高电平,逻辑状态为1;输入信号幅度低于低电平门限值,输入为低电平,逻辑状态为0。对于TTL门电路,其高低电平门限值分别为2.4V和0.4V。
如果以输出的高电平表示逻辑状态1,以低电平表示逻辑状态0,称这种表示方法为正逻辑;反之,若以输出的高电平表示逻辑状态0,低电平表示逻辑状态1,则称这种表示方法为负逻辑。在数字电路实验中,若非特殊说明,一般采用正逻辑。
对任何与或表达式进行二次求反,即可得到与非表达式,尽管这种方法构成的电路不一定是最简方案,但具有器件单一的特点。
三、实验器件
数电实验中用到的芯片都是直插芯片。
图1 7400引脚图
电子电路中,最基本的与非门电路为7400,它包含四个独立的二输入端与非门,称为四-二输入端与非门。其内部逻辑结构和管脚图如图1所示,其中A、B为输入端,Q为输出端。
14管脚是电源,7管脚接地。
课堂上用到的7400有两种型号,74LS00和74HC00,两种芯片都是四-二输入端与非门。芯片的管脚识别和插接方式如图2所示:
图2 7400实物图
如图2所示,将芯片横放在面包板上,带凹槽的一侧冲左,芯片上的字样为正方向,左下角为第一引脚,依次向右逆时针数,234567,右上角为8,依次向左9-14。
芯片要横跨在两个宽条面包板之间,在拔出时一定要注意,否则管脚容易弄歪,导致芯片无法再使用。可以用万用表笔从一侧翘起或者用导线从芯片下方穿过,同时提起导线的两端,尽量避免用手直接拔出芯片。
四、实验内容
1、用实验箱检测7400中每个与非门的逻辑功能是否正常。
2、用7400实现非、或、或非和异或逻辑功能,写出逻辑表达式并给出化简过程;在实验箱上连接电路并验证逻辑功能,将结果填入真值表。
3、传输延迟时间是衡量门电路开关速度的一个重要指标,如图1-1所示,tpd=(tpHL+tpLH)/2,其中tpHL和tpLH分别为导通延迟时间和截止延迟时间。用环形振荡器测量7400的平均传输延迟时间,实验电路如下图所示。电路输出波形的周期T=6tpd,则tpd=T/6,tpd即为7400平均传输延迟时间。
4、用示波器的XY模式测量7400的电压传输曲线,画出曲线,记录并在曲线上标注VOH、VOL、Voff、Von。测试电路如图1-2所示。
其中VOH、VOL分别为与非门的输出高电平和低电平;Voff是关门电平,指保持输出为高电平的最大输入低电平;Von是开门电平,指保持输出为低电平的最小输入高电平。
图3电压传输曲线测试电路
5、(选作)用与非门7400构成半加器,实现不考虑进位输入的一位二进制加法。
五、思考题
对于TTL电路,输入端悬空相当于什么电平?在实际接线中应当如何处理,为什么?
六、注意事项
1.直流稳压电源:设置+4V,0.5A,选择独立模式;
2.电源、信号源、示波器、电路一定要共地;
3.一定要注意芯片在面包板上的插拔方式。
4.测量电压传输曲线时,选择DC耦合方式。
记录曲线的方法:按下display键,再按屏幕下方第一按钮,选择无限余晖模式。
与非门作为非门使用
该电路可对环境湿度进行检测,通过控制加湿和干燥设备,使环境湿度始终保持在符合要求的范围之内。
电路原理
220V交流市电通过T降压、VD1~VD4整流、C1和C2滤波以及IC1稳压后,得到9V的直流电压,为电路供电,VL3为电源指示灯。
由IC1及R1、R2和C3构成一个振荡电路,产生频率为2.5KHz左右的脉冲信号,该信号经过RP1、RS分压和VD5整流后,通过R3加至V3的基极。
当湿度变化时,会引起RS阻值的变化。
●当湿度减小时,RS阻值增大,使V3的基极电位上升而导通,进而使V1和V2导通、V4截止,继电器KA1吸合,驱动加湿设备工作,同时加湿指示VL1点亮;
●当湿度增大时,RS阻值减小,使V3的基极电位下降而截止,进而使V4导通、V1截止,继电器KA2吸合,驱动干燥设备工作,同时干燥指示VL2点亮。
这样就克保证环境湿度控制在设定的数值,环境湿度由RP1来进行设定。同时,调整RP2和RP3,可对V1、V2和V3的工作灵敏度进行调节。
元件选择
集成电路IC1选用CD4011型2输入四与非门集成块,其它型号还有CC4011、MC14011等,也可使用其它功能相同的与非门电路;IC2为三端集成稳压器7809,可选用LM7809、CW7809等型号;
RS选用通用型湿度传感器,要求在湿度为30%时,其阻值为10MΩ左右;湿度为50%时,其阻值小于200KΩ;湿度为90%时,其阻值为10KΩ左右。三极管V1和V4选用NPN型三极管8050,也可使用9013或3DG12等国产三极管;
V3选用9014,或3DG6;V2选用9012,或3CG21。
VD1~VD4使用整流二极管1N4007;
VD5选用2AP9或2AP10锗二极管;
VL1~VL3选用普通发光二极管。
电阻R1~R6选用1/4W金属膜或碳膜电阻器。
RP1~RP3选用有机实芯电位器。
C1和C2选用耐压为16V的铝电解电容器;
C3选用瓷介电容器。
KA1和KA2选用线圈电压为6V的微型继电器,触点容量根据加湿和干燥设备的功率来确定。
制作及调试
电路安装完成后,起动加湿设备工作,当湿度达到上限时,调整RP1和RP3,使加湿设备停止工作;当湿度降低到下限值时,调整RP2,使干燥设备开始工作。反复调整上述电位器,使设备工作可靠,同时不产生临界振荡,即调试完毕。
小编提醒:一切制作必须要注意安全哦
常用与非门型号
逻辑门是数字电路上的基本单元,能够实现各种逻辑关系。基本逻辑门分立元件电路采用MOS管搭建而成,实现验证:与、或、非、与非、或非、同或、异或等逻辑运算。
PMOS是指N型衬底(SUB)、P沟道,靠空穴的流动运送电流的MOS管。
形成导通沟道需要负电荷吸引,低电平导通,高电平截止。
使用PMOS控制时通常作为上管,放置在负载上方,常在PMOS上加一个上拉电阻,使PMOS栅极保持一个稳定的高电平初始状态,防止PMOS栅极电平受到外界干扰产生不确定状态,保证PMOS默认在关闭状态。
当P0给低电平时,PMOS打开导通,LED亮起;
当P0给高电平时,PMOS关闭截止,LED熄灭。
NMOS是指P型衬底(SUB)、N沟道,靠电子的流动运送电流的MOS管。
形成导通沟道需要正电荷吸引,高电平导通,低电平截止。
使用NMOS控制时通常作为下管,放置在负载下方,常在NMOS上加一个下拉电阻,使NMOS栅极保持一个稳定的低电平初始状态,防止NMOS栅极电平受到外界干扰产生不确定状态,保证NMOS默认在关闭状态。
当N0给低电平时,NMOS关闭截止,LED熄灭;
当N0给高电平时,NMOS打开导通,LED亮起。
CMOS由PMOS与NMOS以对称互补的形式组成,C表示“互补”。静态功耗低,开关速度快,抗干扰能力强,工作效率高,集成度高,性能优越。
与门(ANDgate),又称逻辑积电路。
只有当输入都为高电平(逻辑1)时,输出才为高电平(逻辑1),否则输出为低电平(逻辑0)。
逻辑表达式:Y1=A1·B1
如上图所示,CMOS与门电路的工作原理为:
① 当A1输入低电平,B1输入低电平时,Q1,Q2,Q5导通,Q3,Q4,Q6截止,Y1输出低电平;
② 当A1输入低电平,B1输入高电平时,Q2,Q5,Q6导通,Q1,Q3,Q4截止,Y1输出低电平;
③ 当A1输入高电平,B1输入低电平时,Q1,Q4,Q5导通,Q2,Q3,Q6截止,Y1输出低电平;
④ 当A1输入高电平,B1输入高电平时,Q3,Q4,Q6导通,Q1,Q2,Q5截止,Y1输出高电平;
或门(ORgate),又称逻辑和电路。
只要输入中有一个为高电平(逻辑1)时,输出就为高电平(逻辑1);只有当输入都为低电平(逻辑0)时,输出才为低电平(逻辑0)。
逻辑表达式:Y2=A2+B2
如上图所示,CMOS或门电路的工作原理为:
① 当A2输入低电平,B2输入低电平时,Q1,Q2,Q6导通,Q3,Q4,Q5截止,Y2输出低电平;
② 当A2输入低电平,B2输入高电平时,Q1,Q3,Q5导通,Q2,Q4,Q6截止,Y2输出高电平;
③ 当A2输入高电平,B2输入低电平时,Q2,Q3,Q4导通,Q1,Q5,Q6截止,Y2输出高电平;
④ 当A2输入高电平,B2输入高电平时,Q3,Q4,Q5导通,Q1,Q2,Q6截止,Y2输出高电平;
非门(NOTgate),又称逻辑否电路。
当输入为低电平(逻辑0)时,输出为高电平(逻辑1);当输入为高电平(逻辑1)时,输出为低电平(逻辑0)。
逻辑表达式:Y3=A3’
如上图所示,CMOS非门电路的工作原理为:
① 当A3输入低电平时,Q1导通,Q2截止,Y3输出高电平;
② 当A3输入高电平时,Q2导通,Q1截止,Y3输出低电平;
与非门(NANDgate)是与门和非门的叠加结合。
只有当输入都为高电平(逻辑1)时,输出为低电平(逻辑0),否则输出为高电平(逻辑1)。
逻辑表达式:Y4=(A4·B4)’
如上图所示,CMOS与非门电路的工作原理为:
① 当A4输入低电平,B4输入低电平时,Q1,Q2导通,Q3,Q4截止,Y4输出高电平;
② 当A4输入低电平,B4输入高电平时,Q2,Q4导通,Q1,Q3截止,Y4输出高电平;
③ 当A4输入高电平,B4输入低电平时,Q1,Q3导通,Q2,Q4截止,Y4输出高电平;
④ 当A4输入高电平,B4输入高电平时,Q3,Q4导通,Q1,Q2截止,Y4输出低电平;
或非门(NORgate)是或门和非门的叠加结合。
只有当输入都为低电平(逻辑0)时,输出为高电平(逻辑1),否则输出为低电平(逻辑0)。
逻辑表达式:Y5=(A5+B5)’
如上图所示,CMOS或非门电路的工作原理为:
① 当A5输入低电平,B5输入低电平时,Q1,Q2导通,Q3,Q4截止,Y5输出高电平;
② 当A5输入低电平,B5输入高电平时,Q1,Q4导通,Q2,Q3截止,Y5输出低电平;
③ 当A5输入高电平,B5输入低电平时,Q2,Q3导通,Q1,Q4截止,Y5输出低电平;
④ 当A5输入高电平,B5输入高电平时,Q3,Q4导通,Q1,Q2截止,Y5输出低电平;
同或门(XNORgate)可以只用与非门或者或非门组成,输入相同,输出为高电平(逻辑1),输入相异,输出为低电平(逻辑0)。
逻辑表达式:Y6=A6⊙B6=A6·B6+A6’·B6’
如上图所示,CMOS同或门电路的工作原理为:
①当A6输入低电平,B6输入低电平时,Q1,Q2,Q3,Q4,Q6,Q9导通,Q5,Q7,Q8,Q10,Q11,Q12截止,Y6输出高电平;
②当A6输入低电平,B6输入高电平时,Q3,Q4,Q5,Q7,Q10,Q12导通,Q1,Q2,Q6,Q8,Q9,Q11截止,Y6输出低电平;
③当A6输入高电平,B6输入低电平时,Q1,Q2,Q5,Q8,Q10,Q11导通,Q3,Q4,Q6,Q7,Q9,Q12截止,Y6输出低电平;
④当A6输入高电平,B6输入高电平时,Q5,Q6,Q7,Q8,Q11,Q12导通,Q1,Q2,Q3,Q4,Q9,Q10截止,Y6输出高电平;
异或门(XORgate)由一个与门,或门和与非门组成,输入相异,输出为高电平(逻辑1),输入相同,输出为低电平(逻辑0)。
逻辑表达式:Y7=A7⊕B7=A7·B7’ + A7’·B7
如上图所示,CMOS异或门电路的工作原理为:
①当A7输入低电平,B7输入低电平时,Q1,Q2,Q3,Q4,Q8导通,Q5,Q6,Q7,Q9,Q10截止,Y7输出低电平;
②当A7输入低电平,B7输入高电平时,Q3,Q4,Q5,Q6,Q10导通,Q1,Q2,Q7,Q8,Q9截止,Y7输出高电平;
③当A7输入高电平,B7输入低电平时,Q1,Q2,Q5,Q7,Q9导通,Q3,Q4,Q6,Q8,Q10截止,Y7输出高电平;
④当A7输入高电平,B7输入高电平时,Q5,Q6,Q7,Q9,Q10导通,Q1,Q2,Q3,Q4,Q8截止,Y7输出低电平;
首先,打开嘉立创EDA创建新工程,并命名为【数字电路】基本逻辑门分立元件电路,再将原理图文件命名为:SCH_基本逻辑门分立元件电路;
其次,进行器件选型。这里所有元器件都选用贴片器件,元器件都可以在嘉立创EDA的元件库中进行搜索,每一个元器件在立创商城中都有唯一的商品编号,电源接口选用6Pin的TYPE-C母座,使用LED来显示验证各逻辑门的运算关系。
最后,绘制电路原理图,各逻辑门按模块电路划分进行绘制,注明各个电路的作用,添加各逻辑门的符号,真值表和表达式,便于理解学习。
在完成原理图设计后,经过检查电路与网络连接正确后点击顶部菜单栏的 “设计 ”→ “转换原理图到PCB”(快捷键为Alt+I),将PCB文件保存到工程文件中,并命名为:PCB_基本逻辑门分立元件电路。
在绘制边框时,控制在10cm*10cm之内,可以到嘉立创免费打样~
这里的边框为10cm*10cm,添加2mm的圆角。
在进行器件布*时,所有器件放置于顶层,各逻辑门电路按模块划分摆放,可以通过顶部菜单栏中的“设计”→“交叉选择”(快捷键Shift+X)功能快速摆放元器件。在摆放相同元器件时尽量统一方向,方便焊接。
在进行布线时以底层走线为主,优先走直线,需要拐弯的地方以圆弧拐弯或钝角为主。完成走线检查DRC无误后,添加泪滴和覆铜。
最后,在板上添加丝印标注说明,使电路更加清晰明了。
顶面绘制完成后,在背面放置丝印标识各逻辑门的符号,真值表和表达式,清晰各个逻辑门的逻辑运算关系,方便理解学习。
第一,先焊接TYPE-C接口;
第二,PMOS/NMOS;
第三,LED,电阻和电容,最后焊接开关。
注意焊接时PMOS和NMOS不要焊错,各逻辑门电路中,上方朝左的为PMOS,下方朝右的是NMOS;LED上面的电阻为1K,其余的均为10K;电容为滤波作用,可以不焊接。
在进行焊接时,可在嘉立创EDA的工具栏中点击焊接辅助工具,实时交互方便焊接。
注意焊接过程中用电安全手不要接触到烙铁头,避免烫伤。
焊接时元器件对准位置,检查型号是否正确。焊接顺序应遵循从低到高原则进行,避免影响小器件的焊接。
焊接贴片元器件用镊子夹住时,要等焊锡凝固后再移走镊子,否则容易造成虚焊。焊接过程注意是否虚焊漏焊,避免影响电路性能,导致电路不能正常工作。
若焊工比较粗糙,在焊接完一种元器件,可以目测检查是否短路,也可用万用表检查。
焊接完成后需要使用万用表检查电源与地是否短路,焊接过程中有没有出现短路以及断路的情况,检查无误后方能进行上电测试。
建议采用分步调试,避免其他电路的干扰。
插入TYPE-C通上电后,拨动开关至上方开,电源状态指示灯亮起,电源给整个板子供电,各逻辑门有独立电源开关进行控制。
拨动打开PMOS电源开关,PMOS电路正常工作。
当输入电平控制开关至低时,即PMOS输入低电平,指示灯亮起;
当输入电平控制开关至高时,即PMOS输入高电平,指示灯熄灭。
拨动打开NMOS电源开关,NMOS电路正常工作。
当输入电平控制开关至低时,即NMOS输入低电平,指示灯熄灭;
当输入电平控制开关至高时,即NMOS输入高电平,指示灯亮起。
拨动打开与门电源开关,与门电路正常工作。
当输入电平控制开关拨到00时,输出低电平,指示灯熄灭;
当输入电平控制开关拨到01时,输出低电平,指示灯熄灭;
当输入电平控制开关拨到10时,输出低电平,指示灯熄灭;
当输入电平控制开关拨到11时,输出高电平,指示灯亮起;
拨动打开或门电源开关,或门电路正常工作。
当输入电平控制开关拨到00时,输出低电平,指示灯熄灭;
当输入电平控制开关拨到01时,输出高电平,指示灯亮起;
当输入电平控制开关拨到10时,输出高电平,指示灯亮起;
当输入电平控制开关拨到11时,输出高电平,指示灯亮起;
拨动打开非门电源开关,非门电路正常工作。
当输入电平控制开关拨到0时,输出高电平,指示灯亮起;
当输入电平控制开关拨到1时,输出低电平,指示灯熄灭;
拨动打开与非门电源开关,与非门电路正常工作。
当输入电平控制开关拨到00时,输出高电平,指示灯亮起;
当输入电平控制开关拨到01时,输出高电平,指示灯亮起;
当输入电平控制开关拨到10时,输出高电平,指示灯亮起;
当输入电平控制开关拨到11时,输出低电平,指示灯熄灭;
拨动打开或非门电源开关,或非门电路正常工作。
当输入电平控制开关拨到00时,输出高电平,指示灯亮起;
当输入电平控制开关拨到01时,输出低电平,指示灯熄灭;
当输入电平控制开关拨到10时,输出低电平,指示灯熄灭;
当输入电平控制开关拨到11时,输出低电平,指示灯熄灭;
拨动打开同或门电源开关,同或门电路正常工作。
当输入电平控制开关拨到00时,输出高电平,指示灯亮起;
当输入电平控制开关拨到01时,输出低电平,指示灯熄灭;
当输入电平控制开关拨到10时,输出低电平,指示灯熄灭;
当输入电平控制开关拨到11时,输出高电平,指示灯亮起;
拨动打开异或门电源开关,异或门电路正常工作。
当输入电平控制开关拨到00时,输出低电平,指示灯熄灭;
当输入电平控制开关拨到01时,输出高电平,指示灯亮起;
当输入电平控制开关拨到10时,输出高电平,指示灯亮起;
当输入电平控制开关拨到11时,输出低电平,指示灯熄灭;